GigE愿景

查看产品:GigE Vision
每页显示:
显示:



GigE Vision IP Core
Euresys/Sensor to Image提供了一套IP核和一个开发框架,使用GigE Vision接口构建基于fpga的产品。由于GigE Vision的速度,特别是在超过1gb /s的速度下,发送方和接收方需要基于fpga的嵌入式GigE核心的快速实现。GigE Vision核心兼容Xilinx 7系列设备(及更高版本)和英特尔/Altera Cyclone V设备(及更高版本)。