euresys产品
Euresys / Sensor以图像提供了一组IP核心和开发框架,用于使用Coaxpress接口构建基于FPGA的产品。由于CXP的速度,发件人和接收器需要基于FPGA的基于CXP核心的实现,最好是使用嵌入式收发器。CXP核心兼容Xilinx 7系列设备(及更高版本)和英特尔/ Altera Cyclone V器件(更高)。

- 兼容Xilinx 7系列(和较新的)和英特尔/ Altera Cyclone V设备(以及更新)
- 紧凑,可定制
- 从1 GB / s到超过40 GB / s的速度支持
- 提供工作参考设计