消息
Gidel提供3x加速FPGA和视觉和图像处理的ASIC开发和验证
发布02/19/2020
嵌入式Vision,斯图加特,德国, - 基于FPGA的尖端视觉和成像解决方案技术领导者,今天宣布了其强大的开发人员套件,Certifeye的最新补充,提供了全面的开发,调试和验证解决方案。Certifeye是一个独特的产品,为开发人员提供基础设施,将已知的图像和视频注入FPGA / ASIC处理(IP)或图像信号处理(ISP)管道,在接近或实时在FPGA中处理它们,并返回结果到主人。为了验证,可以轻松地查看,分析返回的数据,或与预期数据进行比较。该产品跨越许多不同市场的广泛应用,如机器视觉,广播,医学成像和多传感器解决方案。
CertifEye允许开发者直接进入FPGA的IP开发,然后彻底测试和检查他们的IP。CertifEye是Gidel即插即用ProcVision Developer’s Suite的一部分,它使软件工程师能够在FPGA上生成有效的ISP管道。ProcVision是在FPGA上开发、验证和实现图像处理和管道设计的最佳解决方案,允许用户调试、验证和运行专门的可靠性测试,以确保结果是逐位准确的。设计可以在Gidel的帧捕捉器中使用,也可以通过替换基本库方便地移植到任何Intel FPGA设备或其他供应商设备(FPGA或ASIC)。通过Gidel的ProcWizard调试模式和/或宏更改IP参数很容易,对于复杂的isp,可以编写一个主机程序来访问和控制正在开发的isp。
CertifEye可以将编译时间减少一半,因为调试可以在小型FPGA上进行,然后在目标FPGA上进行编译和验证。IP开发公司可以使用CertifEye轻松地调试、检查、验证、演示和评估他们的IP选项,包括不同像素位宽的快速交换,每个时钟的像素数,甚至目标fpga。
Gidel已经创建基于ip和fpga的视觉和成像产品超过25年。Gidel营销和销售副总裁Ofer Pravda指出:“CertifEye最初是为了帮助关键合作伙伴克服特定的开发挑战而开发的,但我们意识到它会受到整个开发社区的广泛欢迎。”“Gidel的开发流程已被许多市场领导者用于增强系统功能,提高系统可靠性,并将开发周期缩短70%。”
CertifEye由Gidel的基础设施和开发工具的综合生态系统支持,允许客户为各种苛刻的视觉/成像应用定制优化的解决方案。客户端现在可以快速地从图像处理设计发展到完全实现的视觉/成像系统,该系统集成了抓取和组合FPGA/主机图像和视觉处理。Gidel的产品都是基于现场测试的、现成的、随时可用的解决方案,可以通过Gidel为时间紧迫的项目开发高端解决方案的丰富经验加以补充。
当与Gidel现有的开发工具组合在一起时,CertifEye为高端嵌入式成像和视觉应用提供了先进的端到端解决方案。Gidel创始人兼首席技术官Reuven Weintraub表示:“我们非常高兴地宣布CertifEye是Gidel不断增长的FPGA工具和ip集合的最新成员,可以提高客户的生产率。”“通过使用CertifEye和ProcVision简化IP或ISP管道设计,即时测试和验证,并将编译时间缩短50%,客户将产品推向市场的时间仅为三分之一。”
目前市场上还没有一种具有高性能和完全可定制的图像抓取和处理的等效解决方案。Gidel的视觉和成像基础设施、ip、开发工具和丰富的经验使客户能够在非常短的时间内开发强大的系统。吉德尔独特的产品在许多客户的成功中发挥了关键作用,从小型初创企业到著名的国际公司。如果需要,该公司还提供完全定制的解决方案。
关于Gidel
在吉德尔,您的愿景就是我们的使命。在超过25年的时间里,Gidel一直是高性能、创新、基于fpga的成像和视觉处理的技术领导者。Gidel的框架抓取器和开发工具已被用于实现最佳的应用程序性能,并减少项目开发的时间和成本。吉得尔的专业支持及其产品的性能、易用性和长寿命周期受到了来自不同市场的客户的好评,他们不断地使用吉得尔的产品,一代又一代。